Graduate School of Science, Technology and Innovation, Kobe University
Talks and presentations

ALL
001
永田真, "半導体チップの先端パッケージング技術とハードウエアセキュリティ," 熊本大学半導体セミナー, 2024.2.7.(オンライン)
002
Makoto Nagata, "Si-Substrate Backside of an IC Chip for Performance Improvements and Security," Seminar, KU Leuven, Jan. 2024. (Leuven)Video
003
Kazuki Monta, Makoto Nagata, "Exploration of full-chip level SCA simulation," COSIC Seminar, KU Leuven, Jan. 2024. (Leuven)LinkVideo
004
門田和樹, 永田真, Josep Balasch, Ingrid Verbauwhede , "マスキング対策を施した暗号モジュールのサイドチャネル漏洩検証 におけるトランジスタレベルシミュレーションの不確かさ," ハードウェアセキュリティフォーラム2023, Dec. 2023. (ソニーシティみなとみらい)
005
長谷川陸宇, 門田和樹, 弘原海拓也, 沖殿貴明, 三木拓司, 永田真, "暗号ICチップに対する電磁的故障注入攻撃における故障感度の検討," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2023.12.4. (奄美大島)
006
永田真, "ドローン機体の電磁ノイズ課題と対策," EMCシンポジウムIIDA2023, 2023.11.30.(飯田市)
007
Makoto Nagata, "On-Chip Physical Attack Protection Circuits and Design for Hardware Security," POSTECH, 2023.10.10. (Pohang)
008
永田真, "セキュアICチップの実装攻撃と対策の初級講座," 応用物理学会超集積エレクトロニクス産学連携委員会・夏の学校, 2023.8.2.25 (京都工芸繊維大学・ハイブリッド開催)
009
永田真, "ハードウェアセキュリティ~セキュアICチップの実装攻撃と対策~," EdgeTech+ West 2023, TS1-01, 2023.7.27. (大阪)
010
Makoto Nagata, "On-Chip and In-System Side-Channel Measurements and Assessments," ACM/IEEE Design Automation Conference (DAC 2023), Tutorial, 2023.7.10. (San Francisco)
011
Makoto Nagata, "Hardware Security and Safety of IC Chips (Invited)," The 38th International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC 2023), 2023.6.27. (Jeju)Link
012
Makoto Nagata, "Vertically Integrated Si Techniques for Hardware Security Attack Countermeasures (Invited)," International Hardware Security Forum, 2023.6.18. (Kyoto)Link
013
Makoto Nagata, "Magnetic Thin Films for In-Package Noise Suppression of Semiconductor Switching Circuits (Invited)," IEEE The 1st International Symposium on Integrated Magnetics (iSIM), B4, 2023.5.14. (Sendai)
014
田口美里, 高橋亮蔵, 三木拓司, 永田真, "シリコン量子ビットの大規模化に向けたパッケージング構造の極低温評価," LSIとシステムのワークショップ2023, 一般P09, 2023.5.10. (東京)
015
長谷川陸宇, 弘原海拓也, 門田和樹, 三木拓司, 永田真, "暗号ICチップへの電磁的故障注入攻撃と回路応答解析," LSIとシステムのワークショップ2023, 学生P35, 2023.5.10. (東京)
016
祝迫琉士, 高橋亮蔵, 山田友弥, 三木拓司, 永田真, "大規模シリコン量子ビットの高精度制御に向けた極低温バイアス電圧生成回路の開発," LSIとシステムのワークショップ2023, 学生P04, 2023.5.9. (東京)
017
Makoto Nagata, "On-Chip and In-System Side-Channel Measurements and Assessments," IEEE International Symposium on Hardware Oriented Security and Trust (HOST), Tutorial, T7-2, 2023.5.1. (San Jose)
018
永田真, "半導体のノイズについて," 公開セミナー/先端半導体パッケージング開発において考慮すべきこと, 2023.1.23.(JEITA先端半導体パッケージング技術WG/大阪大学 F3D実装コンソーシアム・オンライン)
019
Takuji Miki, "Cryogenic Bias Voltage Control Circuits for Large Scale Qubit Arrays," 28th Asia and South Pacific Design Automation Conference (ASP-DAC 2023), Jan. 18, 2023.Link
020
高橋亮蔵, 三木拓司, 永田真, "高速非同期逐次比較型AD変換器におけるサイドチャネル漏洩特性の評価," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2022.12.19. (宮古島)
021
長谷川陸宇, 弘原海拓也, 門田和樹, 三木拓司, 永田真, "暗号ICチップにおける電源電流シミュレーションによるサイドチャネル評価手法の構築," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2022.12.17. (宮古島)
022
弘原海拓也, 長谷川陸宇, 河合航平, 三木拓司, 永田真, "フリップチップパッケージングIC裏面に印加した電圧擾乱に対するICチップ応答の評価," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2022.12.17. (宮古島)
023
長谷川陸宇, 弘原海拓也, 門田和樹, 三木拓司, 永田真, "暗号ICチップにおけるサイドチャネル漏洩のチップ厚さによる効果の評価," 電子情報通信学会・ハードウェアセキュリティフォーラム2022, 2022.12.16.(東京大学・ハイブリッド開催)
024
永田真, "ディジタルセキュリティを支えるアナログ技術," 電子情報通信学会・ハードウェアセキュリティフォーラム2022, 2022.12.16.(東京大学・ハイブリッド開催)
025
Makoto Nagata, "Simulating Power Side Channel Leakages from Architectural Exploration to Physical Implementation of Crypto ICs," Ansys IDEAS 2022, Dec. 6, 2022.Link
026
Makoto Nagata, "Circuits and Packaging Systems for Security Chips (Invited)," IEEE Asian Solid-State Circuits Conference (A-SSCC), Convergence Workshop, CW-2, 2022.10.9. (Taipei)
027
Koh Watanabe, Ryota Sakai, Satoshi Tanaka, Makoto Nagata, "ELECTROMAGNETIC INTERFERENCE OF EMISSION NOISE ON MOBILE COMMUNICATIONS INSIDE INDUSTRIAL UNMANNED AERIAL VEHICLES," The 13th edition of International Workshop of Electromagnetic Compatibility (CEM 2022), Sep. 2022. (Suceava)
028
永田真, "ハードウェアセキュリティ~セキュアICチップの実装攻撃と対策~," 【関西DX実装イニシアティブ】サイバーセキュリティ・リレー講座, 2022.9.12.(一般財団法人関西情報センター・オンライン)
029
永田真, "セキュアICチップの実装攻撃と対策の初級講座," 応用物理学会超集積エレクトロニクス産学連携委員会・夏の学校, 2022.8.26. (東京大学・ハイブリッド開催)
030
Kazuki Monta, "RTL DESIGN SECURITY VERIFICATION FOR RESISTING POWER SIDE-CHANNEL ATTACK," Ansys Customer Workshop at DAC 2022, Jul. 2022. (San Francisco)
031
Kazuki Monta, "Testing Embedded Toggle Pattern Generation Through On-Chip IR Drop Monitoring," Lectures In the frame of Erasmus+ International program, 2022.06.30. (Thessaloniki)Link
032
Makoto Nagata, "Hardware Security and Safety of IC Chips," Lectures In the frame of Erasmus+ International program, 2022.06.30. (Thessaloniki)Link
033
永田真, “5G時代のIoTデバイスに向けた不要電波の評価と解析,” NICT/EMC-net 第3回将来課題研究会, 2022.4.25. (小金井市・ハイブリッド開催)
034
渡邊航, "電子機器内部における電磁ノイズと移動通信システムの干渉評価" NICT/電磁環境研究室 研修生・共同研究発表会, 2022.3.14. (Online)
035
渡邊航, 青井舞, 小松美早紀, 田中聡, 永田真, "磁性材料による半導体ICチップの不要電波低減効果の評価と解析" IEEE EMC Society Sendai Chapter, IEEE EMCS 仙台チャプタ 学生研究発表会, 2022.2.14. (Online)
036
小松美早紀, 渡邊航, 青井舞, 田中聡, 永田真, "次世代パワー半導体を用いた電源モジュールにおける放射ノイズの広帯域評価" IEEE EMC Society Sendai Chapter, IEEE EMCS 仙台チャプタ 学生研究発表会, 2022.2.14. (Online)
037
Makoto Nagata, "On-Chip and In-System Side-Channel Measurements and Assessments," ACM/IEEE 27th Asia and South Pacific Design Automation Conference (ASP-DAC 2022), Tutorial talk, 2022.1.17. (Online)
038
Makoto Nagata, "Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," IEEE Solid-State Circuits Society, Japan Chapter Virtual DL Seminar, 2021.12.24.
039
門田和樹,永田真, "電源ノイズシミュレーションによるサイドチャネル漏洩評価手法の検討" 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2021.12.20. (石垣)
040
眞柴 将,門田和樹,三木拓司,永田真, "電源ノイズ解析による電源経路の特徴量抽出," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2021.12.18. (石垣)
041
眞柴 将,門田和樹,三木拓司,永田真, "電源ノイズ解析による電源経路の特徴量抽出," 電子情報通信学会・ハードウェアセキュリティ研究会, ハードウェアセキュリティフォーラム, 2021.12.10. (神奈川)
042
Makoto Nagata, "RF Noise Coupling -- Understanding, Mitigation and Impacts on Wireless Communication Performance," IEEE Solid-State Circuits Society, Taipei Chapter Virtual DL Seminar, 2021.12.7.
043
Makoto Nagata, "Chip Stacking and Packaging Technology Explorations for Hardware Security (Invited Talk)," The 23rd ACM/IEEE International Workshop on System-Level Interconnect Pathfinding (SLIP 2021), 2021.11.4. (Virtual event)
044
Hiroki Sonoda, Kazuki Monta, Takaaki Okidono, Yuuki Araga, Naoya Watanabe, Haruo Shimamoto, Katsuya Kikuchi, Noriyuki Miura, Takuji Miki and Makoto Nagata, "Secure 3D CMOS Chip Stacks with Backside Buried Metal Power Delivery Networks for Distributed Decoupling Capacitance [IEDM]", IEEE EDS Kansai Chapter, IEEE EDS 第21 回関西コロキアム電子デバイスワークショップ, 202109.28. (オンライン)
045
Makoto Nagata, "Side-channel Leakages, Attacks and Simulation for Hardware Security," IEEE 47th European Solid-State Circuits Conference (ESSCIRC 2021), Educational Event #12.10, Sep. 2021. (Virtual conference)
046
Makoto Nagata, "On-Chip Physical Attack Protection Circuits for Hardware Security," IEEE Solid-State Circuits Society, Singapore Chapter Virtual DL Seminar, 2021.9.6
047
渡邊航,"ICチップパッケージレベルのノイズ抑制磁性膜の導入と無線通信干渉対策の評価," マグネティックス技術委員会,磁性材料の高周波特性活用技術調査専門委員会,2021.8.23. (オンライン)
048
Makoto Nagata, "IC-Chip Level Physical Attack Protections for IoT Security," NXP, 2XP Distinguished Lecturer Series Virtual Seminar, 2021.7.13.
049
永田真,"ハードウェアセキュリティ ~セキュアICチップの実装攻撃と対策~," 2021年 KECセミナー,KEC関西電子工業振興センター,2021.7.2. (オンライン)
050
Makoto Nagata, "RF Noise Coupling - Understanding, Mitigation and Impacts on Wireless Communication Performance," IEEE Solid-State Circuits Society, Poland Chapter Virtual DL Seminar, 2021.6.24.
051
Makoto Nagata, "IC Chip and Packaging Interactions in Design for SI, PI, EMC and ESD," IEEE Solid-State Circuits Society, Poland Chapter Virtual DL Seminar, 2021.6.15.
052
Makoto Nagata, "IC-Chip Level Physical Attack Protections for IoT Security," 2021 Symposia on VLSI Technology and Circuits, Short course, SC3-6, 2021.6. 14. (Virtual conference)
053
Makoto Nagata, "Hardware Security and Safety of IC Chips" IEEE Solid-State Circuits Society, Israel Chapter Virtual DL Seminar, 2021.6.8.Link to event
054
Makoto Nagata, "RF Noise Coupling - Understanding, Mitigation and Impacts on Wireless Communication Performance," IEEE Solid-State Circuits Society, Beijing Chapter Virtual DL Seminar, 2021.5.25.
055
門田和樹,永田真,カシーク スリニバサン,ラン リン,デッチ ジュ,ノーマン チャン,カルバン チョウ, "VLSI向けパワーノイズシミュレーションを用いた暗号モジュールのサイドチャネル漏洩評価," LSIとシステムのワークショップ2021, 学生P52, 2021.5.11. (オンライン)
056
渡邊航,小松美早紀,青井舞,田中聡,永田真, "GaN素子を用いたスイッチングデバイスにおける放射不要電波の広帯域評価," LSIとシステムのワークショップ2021, 学生P47, 2021.5.11. (オンライン)
057
弘原海拓也,河合航平,三木拓司,永田真,村松菊男,長谷川弘,澤田卓也,三浦雛,福島崇仁,金銅恒, "車載向けICチップにおける外部擾乱のアナログ検知手法に関する検討," LSIとシステムのワークショップ2021, 学生P11, 2021.5.10. (オンライン)
058
Makoto Nagata, "IC Chip and Packaging Interactions in Design for SI, PI, EMC and ESD," IEEE Solid-State Circuits Society, Switzerland Chapter Virtual DL Seminar, 2021.4.22.
059
Makoto Nagata, "Hardware Security and Safety of IC Chips," IEEE Solid-State Circuits Society, Webinar, 2021.4.16.Link to eventLink to video
060
弘原海拓也, 三木拓司, 永田真, "車載電子機器における電磁擾乱応答の評価とin-situ検知技術," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2021.3.1. (オンライン)
061
多田捷, 山下憂記, 三木拓司, 永田真, 三浦典之, "暗号プロセッサへの物理攻撃に対するマルチモーダル検知・反応回路技術," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2021.3.1. (オンライン)
062
中川大地, 眞柴将, 門田和樹, 三木拓司, 永田真, "オンチップ電源モニタリングを用いたマルチチップ搭載電子ボードの意図的改変検知技術," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2021.3.1. (オンライン)
063
Makoto Nagata, "IC Chip and Packaging Interactions in Design for SI, PI, EMC and ESD," IEEE Solid-State Circuits Society, Croatia Chapter Virtual DL Seminar, 2021.2.25.
064
永田真, "半導体スイッチングデバイスにおける不要電波の発生と磁性材料による抑制," ワークショップ「マグネティックスによるパワーエレクトロニクスの革新と協創」, 電気学会マグネティックス技術委員会, 2021.1.20. (オンライン)
065
Makoto Nagata, "RF Noise Coupling - Understanding, Mitigation and Impacts on Wireless Communication Performance," IEEE Solid-State Circuits Society, Austria Chapter Virtual DL Seminar, 2021.1.15.
066
弘原海拓也, 三木拓司, 永田真, "オンチップモニタを用いた電磁擾乱in-situ検知手法の提案," 電子情報通信学会・集積回路研究会, ポスター発表, 2020.12.18. (熱海・オンライン)
067
弘原海拓也, 河合航平, 三木拓司, 永田真, 村松菊男, 金銅恒, 長谷川弘, 福島崇仁, 澤田卓也, 三浦雛, "オンチップモニタを用いた意図的外部擾乱の検知手法に関する検討," 電子情報通信学会・ハードウェアセキュリティ研究会, ポスター発表, 2020.12.11. (オンライン)
068
Makoto Nagata, "Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," IEEE Solid-State Circuits Society, Austria Chapter Virtual DL Seminar, 2020.12.4.
069
永田真, "5G 時代の IoT デバイスに向けた不要電波の評価と対策," 第25回EMC関西2020, KEC関西電子工業振興センター, 2020.10.9.(オンライン)
070
Makoto Nagata, "On-Chip Physical Attack Protection Circuits for Hardware Security," IEEE Solid-State Circuits Society, Seoul Chapter Virtual DL Seminar, 2020.9.1.
071
Makoto Nagata, "On-Chip Physical Attack Protection Circuits for Hardware Security," IEEE Solid-State Circuits Society, Bangladesh Chapter Virtual DL Seminar, 2020.7.30.
072
多田捷, 松田航平, 永田真, 﨑山一男, 三浦典之, "誘導インパルス型の瞬時自己破壊回路を利用した検知後対処に基づく物理攻撃対策," 電子情報通信学会・ハードウェアセキュリティ研究会, 2020.6.10. (オンライン)
073
山下憂記, 松田航平, 永田真, 三浦典之, "暗号回路における基板電流検出型レーザー故障注入攻撃対策の軽量設計法," 電子情報通信学会・ハードウェアセキュリティ研究会, 2020.6.10. (オンライン)
074
安田一樹, 門田和樹, 月岡暉裕, 三浦典之, 永田真, カシーク スリニバサン, シャン ワン, ラン リン, イン シュン リー, ノーマン チャン, "ICチップレベル電源雑音シミュレーョンによる暗号モジュールのサイドチャネル漏洩評価," 電子情報通信学会・ハードウェアセキュリティ研究会, 2020.6.10. (オンライン)
075
Makoto Nagata, "IC Chip and Packaging Interactions in Design for SI, PI, EMC and ESD," IEEE Solid-State Circuits Society, Oregon Chapter Virtual DL Seminar, 2020.6.20.
076
Makoto Nagata, "A C-P-S Simulation Technique of Power-Noise Side Channel Leakage in Cryptographic Integrated Circuits," Ansys Simulation World, 2020.6.10,11.On demand here
077
Makoto Nagata, "Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," BWRC seminar, University of California at Berkeley, 2020.1.31.
078
Makoto Nagata, "Side-Channel Attack Analysis and Simulation Techniques," 33rd International Conference on VLSI Design/19th International Conference on Embedded Design (VLSIdesign 2020), Tutorial, Jan. 2020. (Bangalore)
079
高橋佑弥, 門田和樹, 佐藤俊寛, 沖殿貴朗, 三木拓司, 三浦典之, 永田真, "半導体集積回路(IC)技術によるECDSAハードウェアモジュールの多重接続性能評価," 電子情報通信学会・集積回路研究会, ポスター発表, Dec. 2019. (奄美大島)
080
中川大地, 園田大樹, 門田和樹, 三木拓司, 三浦典之, 永田真, "オンチップモニタを用いたチップ・チップ間ノイズ結合の評価," 電子情報通信学会・集積回路研究会, ポスター発表, Dec. 2019. (奄美大島)
081
永田真, "IoTデバイスのエミッション評価と対策," 第25回EMC環境フォーラム, Nov. 2019. (東京)
082
永田真, "不要電波干渉のEMC評価とシステムシミュレーション," Keysight Design Forum 2019, A5, Oct. 2019. (東京)詳細をみる
083
Makoto Nagata, "Side Channel Attacks (Invited)," 26th IEEE Electronic Design Process Symposium (EDPS 2019), Oct. 2019. (Milpitas).about event
084
Makoto Nagata, "(Invited) Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," The 14th Asia Joint Conference on Information Security (AsiaJCIS 2019), Aug. 2019. (Kobe)about event
085
Makoto Nagata, "Power Noise Simulation of IC Chips for Hardware Security," 2019 IEEE International Symposium on Electromagnetic Compatibility, Signal & Power Integrity (EMC+SIPI 2019), Tutorial, FR-AM-3-2, Jul.2019. (New Orleans)
086
永田真, "ハードウェアトロイとその対策の技術動向," 電子情報技術産業協会(JEITA) 2019年度先端電子材料・デバイス技術フォーラム, Jul. 2019. (東京)
087
Makoto Nagata, "Diversity in IC labs.," IEEE Diversity Luncheon at VLSI Symposium, Jun. 2019. (Kyoto)
088
Makoto Nagata, "C-P-S Simulation Techniques for Safety and Security," Ansys Workshop at DAC 2019, Jun. 2019. (Las Vegas)
089
Makoto Nagata, "Undesired Radio Waves of IoT Devices: Evaluation and Countermeasures (Invited)," The 2nd Croatia - Japan Electromagnetic Compatibility Workshop (CJEMC 2019), May. 2019. (Sendai)
090
Makoto Nagata, "Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," The 5th France-Japan Cybersecurity Workshop, May. 2019.workshopaccess to lecture slides
091
渡邊航, 椙本祥史, 三浦典之, 田中聡, 山口正洋, 永田真, "インバータ電源装置における不要電波の広帯域測定とノイズ低減手法の評価," LSIとシステムのワークショップ2019, 学生P66, May. 2019. (東京)
092
地家幸佑, 渡邊航, 三浦典之, 永田真, "ICチップの電源ノイズ特性に着目したパッケージング構造の評価," LSIとシステムのワークショップ2019, 学生P44, May. 2019. (東京)
093
門田和樹, 安田一樹, 三木拓司, 沖殿貴朗, 三浦典之, 永田真, "暗号モジュールにおける電源ノイズとサイドチャネル漏洩の対策設計と評価法の検討," LSIとシステムのワークショップ2019, 学生P43, May. 2019. (東京)
094
Makoto Nagata, "Leveraging Chip Power Models for System-Level EMC Simulation of Automotive ICs," ANSYS Webinar, Apr. 2019.about eventaccess to recorded version
095
永田真, "IoTデバイスにおける不要電波の評価と対策," VCCI協会技術シンポジウム, Jun. 2019. (東京)
096
Makoto Nagata, "Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," ECE Seminar, National University of Singapore, Sep. 2018. (Singapore)
097
永田真, "ハードウェアセキュリティを担うアナログ技術," IoTセキュリティ・フォーラム, Aug. 2018. (東京)
098
Makoto Nagata, "Simulation Techniques toward Design for Electromagnetic Susceptibility (EMS) of IC Chips," Ansys Workshop at DAC 2018, Jun. 2018. (San Francisco)
099
Makoto Nagata, "Toward EMC Compliant Design of IC Chips in Automotive Applications," The 1st Croatia-Japan EMC Workshop, May. 2018. (Zagreb)
100
椙本祥史, 渡邊航, 永田真, 三浦典之, 宮澤安範, 田中聡, 山口正洋, "半導体スイッチングデバイスによる不要電波と無線通信干渉の評価," LSIとシステムのワークショップ2018, 学生P33, May. 2018. (東京)
101
水田健人, 三木拓司, 三浦典之, 永田真, "IoTデバイス用センサノード向けアナログ/デジタル変換機能(ADC)におけるハードウェアセキュリティ向上に関する研究," LSIとシステムのワークショップ2018, 学生P31, May. 2018. (東京)
102
三木拓司, 三浦典之, 永田真, "アナログ計測セキュリティ技術 -センサデータ漏洩を防ぐセキュアAD変換器-," 計測セキュリティフォーラム2018, Apr. 2018. (東京)
103
Makoto Nagata, "Challenges: Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," COSIC Seminar, KU Leuven, Mar. 2018. (Leuven)
104
町田樹哉, 松田航平, 三浦典之, 梨本翔永, 鈴木大輔, 永田真, "ミリ波レーダの環境擾乱応答の評価システムのハードウェア実装," ハードウェアセキュリティ研究会, Mar. 2018. (沖縄)
105
郡義弘, 藤本大介, 林優一, 三浦典之, 永田真, 崎山一男, "レーザーフォールト攻撃対策である電源遮断回路実装時のサイドチャネル耐性評価," ハードウェアセキュリティ研究会, Mar. 2018. (沖縄)
106
Makoto Nagata, "3D Design for Diagnosis and Characterization with In-Place Waveform Capturing (Invited)," MIITEC Advanced Testing Technology Seminar, Dec. 2017. (Nanjing)
107
三浦典之, 高橋雅典, 松田航平, 永田真, "チップ・パッケージ・ボード非接触インターラクションとカオス発振を利用したPUF," ハードウェアセキュリティフォーラム2017, Dec. 2017. (東京)
108
任翔太, 藤本大介, 林優一, 三浦典之, 永田真, 松本勉, "インピーダンス計測に基づくICの周辺に実装されたHT検出手法の検討," ハードウェアセキュリティフォーラム2017, Dec. 2017. (東京)
109
永田真, "ICチップのハードウェア・トロージャンと対策の技術動向," ハードウェアセキュリティフォーラム2017, Dec. 2017.. (東京)
110
Makoto Nagata, "Protecting Cryptographic Integrated Circuits with Side-Channel Information," 2017 IEEE 12th International Conference on ASIC (ASICON 2017), Tutorial, T-3, Oct. 2017. (Guiyang)
111
月岡暉裕, "EMI性能の獲得に向けたICチップの電源ノイズシミュレーション," ANSYS Day 2017, 学生ポスターセッション, Oct. 2017. (東京)
112
永田真, "ICチップレベルのEMCシミュレーション," ANSYS Day 2017, AESE Track, #G-2, Oct. 2017. (東京)
113
永田真, "ハードウェアセキュリティ:トロイと対策の技術動向," JEITA/ハードウェアセキュリティ技術分科会, Sep. 2017. (東京)
114
三浦典之, 永田真, "高密度半導体永久ストレージの研究," ハードウエアセキュリティ研究会, Sep. 2017. (東京)
115
Akihiro Tsukioka, Kohki Taniguchi, Daisuke Fujimoto, Makoto Nagata, Takao Egami, Reiko Akimoto, Kenji Niinomi, Takeshi Yuhara, Rob Mathews, Karthik Srinivasan, Ying-Shiun Li, Norman Chang, "Simulation Techniques for EMC compliant Design of Automotive IC Chips and Modules," ACM/IEEE Design Automation Conference (DAC 2017), #WIP-120.21 (poster), Jun. 2017. (Austin)
116
Makoto Nagata, "Simulation Techniques toward Design for Electromagnetic Susceptibility (EMS) of IC Chips," Ansys Workshop at DAC 2017, Jun. 2017. (Austin)
117
松田航平, 三浦典之, 永田真, Shivam Bashin, Ville Yli-Mayry, 本間尚文, Yves Mathieu, Tarik Graba, Jean-Luc Danger, "PRINCE暗号プロセッサの超軽量実装," ハードウェアセキュリティ研究会, Jun. 2017. (弘前大学)
118
月岡暉裕, 中島弘紀, 三浦典之, 永田真, "EMI性能の獲得に向けたICチップの電源ノイズシミュレーション," LSIとシステムのワークショップ2017, 学生P68, May. 2017. (東京)
119
水田健人, 三木拓司, 三浦典之, 道正 志郎, 永田真, "二段階遷移型インバータを利用した500MHz -52.5dB-THD電圧時間変換回路," LSIとシステムのワークショップ2017, 学生P65, May. 2017. (東京)
120
Noriyuki Miura, Shijia Liu, Tsuyoshi Watanabe, Shigeki Imai, Makoto Nagata, "A Permanent Digital Archive System Based on 4F^2 X-Point Multi-Layer Metal Nano-Dot Structure," IEEE SSCS Kansai Chapter Technical Seminar, Feb. 2017. (神戸大学・梅田インテリジェントラボラトリ)
121
三浦典之, 永田真, "チップ・パッケージ・ボードレベルの物理攻撃対策回路技術," ハードウェアセキュリティフォーラム2016, Dec. 2016. (武蔵大学).
122
永田真, "IoT時代に向けた不要電波対策技術," エネルギーインテグリティーシステム研究センターシンポジウム, 首都大東京, Oct. 2016. (南大沢)
123
永田真, "ICチップのハードウェアセキュリティ:真正性の確保と攻撃への対策," 2016 IEEE Metro Area Workshop in Kansai, #1-5, Aug. 2016. (同志社大学)
124
永田真, "IoT時代, 混雑する無線機器の内外環境における通信品質向上のための課題と開発の基礎―干渉, ノイズ, EMC等の品質劣化要因の理解と対策の勘所―第5世代移動体通信(LTE)を例としたICチップレベルの自家中毒と通信性能へのインパクト," BIZ新宿(日本情報技術センター), Jul. 2016. (お茶の水)
125
Noriyuki Miura, "Proactive and Reactive Countermeasures against Active and Passive EM Attacks," IEEE International Symposium on Electromagnetic Compatibility (EMC2016), Jul. 2017. (Ottawa, Canada)
126
永田真, "SystemVueのHILS応用による物理層ノイズの評価と解析(招待講演)," Keysight 5G AKIBA Summit, Jun. 2016. (秋葉原)
127
Masahiro Yamaguchi, Satoshi Tanaka, Jingyan Ma, Yasunori Miyazawa, Makoto Nagata,Koichi Kondo, Yasuyuki Okiyoneda, Masahiro Nishizawa, "SiP Packaging-Compatible Magnetic Thin-Film Noise Suppressor to Countermeasure Digital Noise from Power Electronics Devices (invited)," The 7th Asia-Pacific International Symposium on Electromagnetic Compatibility & Signal Integrity and Technical Exhibition (APEMC 2016), TH-AM-Ⅱ-TS02-1, May. 2016. (Shenzhen, China)
128
吉田弘樹, 三浦典之, 永田真, "FPGA実装した暗号コアからの放射電磁波ノイズ量と情報漏洩量の相関評価," LSIとシステムのワークショップ2016, 学生P43, May. 2016. (東京)
129
松田航平, 三浦典之, 永田真, 林優一, 藤井達哉, 矢ヶ崎玲奈, 崎山一男, "基板電位変動モニタリングによるレーザーフォールト注入攻撃対策," LSIとシステムのワークショップ2016, 学生P26, May. 2016. (東京)
130
桐山卓弥, 三浦典之, 永田真, "高解像度・高速タッチセンサのノイズ耐性評価とノイズ低減手法の検討," シリコンアナログRF研究会, Mar. 2016. (宮島)
131
Makoto Nagata, "Noise Simulation in Mixed-Signal SoCs (Invited Tutorial)," 2016 IEEE International Solid-State Circuits Conference (ISSCC 2016), Tutorial, T8, Jan. 2016. (San Francisco)
132
永田真, "IoT時代, 混雑する無線機器の内外環境における通信品質向上のための課題と開発の基礎~干渉, ノイズ, EMC等の品質劣化要因の理解と対策の勘所~第5回移動体通信(LTE)を例としたICチップレベルの自家中毒と通信性能へのインパクト," 中央大学駿河台記念館(日本情報技術センター), Jul. 2015. (お茶の水)
133
Makoto Nagata, "IC Chips to be Dependable, Secure, and Robust (Plenary)," International Technical Conference on Circuits/Systems, Computers and Communcations 2015 (ITC-CSCC 2015), Jul. 2015. (Seoul)
134
Makoto Nagata, "Diagnosis, Protection, and Configurability of I/O Circuits for 3D Chip Stacking (Invited)," Design for three dimensional integration (D43D 2015), Jun. 2015. (Grenoble)
135
Makoto Nagata, "Securing Cryptographic Engines ? Circuit Techniques against EM Attacks (Invited)," International Symposium on IoT Enabling Chips, Jun. 2015. (Kyoto)
136
田中廉大, 三浦典之, 藤本大介, 本間尚文, 林優一, 青木孝文, 永田真, "暗号処理回路への近傍電磁波解析攻撃を検知する完全デジタル発振器型センサ," LSIとシステムのワークショップ2015, 学生P09, May. 2015. (北九州)
137
谷口綱紀, 三浦典之, 林泰祐, 永田真, "製品テストにおける適応型電源共振ノイズ抑制フィルタ," LSIとシステムのワークショップ2015, 学生P05, May. 2015. (北九州)
138
Makoto Nagata, "IC Chips to Be Dependable, Secure, and Robust," VirginiaTech, CESCA Day 2015, May. 2015. (Bracksburg)
139
Nao Ueda, Cesar Roda Neve, Mikael Detalle, Geert Van der Plas, Eric Beyne, Makoto Nagata, "Broadband Metal-Insulator-Metal Capacitors on Silicon Interposer for Low Impedance Power Distribution Network," DATE 2015 Workshop on 3D Integration (3D-WS 2015), #3.4, Mar. 2015. (Grenoble)
140
Makoto Nagata, "In-Place Diagnosis of Undesired Power Domain Problems in IC Chips and Stacks," ST Microelectronics, Mar. 2015. (Crolles)
141
Makoto Nagata, "IC Chip Immunity Measurements and Analysis," Ansys, Feb. 2015. (San Jose).
142
永田真, "ICチップの真正性の確保と対策 ~ハードウェアセキュリティの根源的課題に向き合う~," ICシステムセキュリティ協会, Feb. 2015. (神田)
143
Makoto Nagata, "Side Channel Leakage in Cryptographic Modules: Introduction to Physical Origins and Attack Models (Tutorial)," 20th Asia and South Pacific Design Automation Conference (ASP-DAC 2015), #T4.4, Jan. 2015. (Makuhari)
144
Masahiro Yamaguchi, Satoshi Tanaka, Yasushi Endo, Makoto Nagata, Hiroaki Matsui, Mizuki Iwanami, Kenta Tsukamoto, "IC Chip Level Low Noise Technology for High Speed and High Quality Telecommunication Systems," 2014 Asia-Pacific Microwave Conference (APMC), #TH2E-1, Nov. 2014. (Sendai)
145
永田真, 高谷聡, 池田博明, "貫通シリコンビアとアクティブインタポーザを用いた4096 bit幅100 GByte/秒ワイドI/Oの設計と診断," 2014年度第4回TSV応用研究会, Oct. 2014. (四谷)
146
Makoto Nagata, Satoshi Takaya, Hiroaki Ikeda, Dimitri Linten, Mirko Scholz, Shih-Hung Chen, Keiichi Hasegawa, Taizo Shintani, Masanori Sawada, "CDM ESD Testing of a 3D TSV Stacked IC Chip," Fifth IEEE International Workshop on Testing Three-Dimensional Stacked Integrated Circuits (3D-TEST), #7-1, Oct. 2014. (Seattle)
147
永田真, "RF-ICチップにおける基板結合ノイズの解析と実測," ANSYS Electronics Simulation EXPO 2014, Oct. 2014. (東京)
148
三浦典之, "ハードウェアセキュリティのための集積回路技術 (招待講演)," 第36回アナログRF研究会, Jul. 2014. (屋久島)
149
永田真, "半導体チップにおける電源ノイズとEMCの実際," 第57回STARCアドバンストセミナー(ノイズ/EMC対策技術(2)), (13:20-14:20), Jun. 2014.
150
永田真, "ICチップレベルのサイドチャネル情報漏洩の計測とシミュレーション," JIEP最先端実装技術シンポジウム, Jun. 2014. (東京)
151
上坂純平, 島崎俊介, 三浦典之, 永田真, "基板ノイズによるLTE通信品質への影響のシステムレベル評価," LSIとシステムのワークショップ2014, 学生P32, May. 2014. (北九州)
152
Makoto Nagata, Shunsuke Shimazaki, Naoya Azuma, Noriyuki Miura, Sho Muroga, Yasushi Endo, Satoshi Tanaka, Masahiro Yamaguchi, "Measurements and Simulation of RF Noise Coupling and Its Impacts on LTE Wireless Communication Performance (Invited)," 2014 International Symposium on Electromagnetic Compatibility, Tokyo, #14P1-B2W, May. 2014. (Tokyo)
153
Makoto Nagata, "Power Noise Awareness in Design and Diagnosis of VLSI Systems," 2014 18th IEEE Workshop on Signal and Power Integrity (SPI 2014), #SS-2, May. 2014. (Ghent)
154
Makoto Nagata, "Power Noise Awareness in Design and Diagnosis of VLSI Systems," 2013 IEEE Electrical Design of Advanced Packaging & Systems Symposium (EDAPS), Keynote Speech III, Dec. 2013. (Nara)
155
Makoto Nagata, Sathoshi Takaya, Hiroaki Ikeda, "In-Place Signal and Power Noise Waveform Capturing within 3D Chip Stacking," Fourth IEEE International Workshop on Testing Three-Dimensional Stacked Integrated Circuits (3D-TEST), #5-2, oral presentation, Sep. 2013. (Anaheim)
156
Makoto Nagata, Sathoshi Takaya, Hiroaki Ikeda, "In-Place Signal and Power Noise Waveform Capturing within 3D Chip Stacking," 2013 IEEE International Test Conference (ITC 2013), PO-27, poster presentation, Sep. 2013. (Anaheim)
157
Makoto Nagata, "Power-Noise Measurements and Simulation Techniques for Side-Channel Analysis," 2013 IEEE International Symposium on Electromagnetic Compatibility (EMC 2013), Tutorials MO-AM-4-3, tutorial talk 45 min, Aug. 2013. (Denver)
158
Makoto Nagata, Sathoshi Takaya, Atsushi Sakai, Shiro Uchiyama, Harufumi Kobayashi, Hiroaki Ikeda, "Design Strategies using 2D Toolsets for 3D TSV Chip Stacks featuring 4096b Wide I/O at 100GB/s," Design Automation Conference 2013 (DAC 2013), Designer Track #7.29, poster presentation, Jun. 2013. (Austin)
159
永田真, "(招待講演)VLSIチップ-パッケージ-ボードを統合した電源系ノイズの実測と解析," シリコンアナログRF研究会, Mar. 2013. (中央大学)
160
永田真, "LPB統合ノイズ解析~テストチップにおけるオンチップとオンボードのノイズを例題として~," Electronic Design and Solution Fair 2012, Nov. 2012. (横浜)※【特別展示】LPBゾーン・IBISゾーンにおける講演及び出展
161
Daisuke Fujimoto, Daichi Tanaka, Makoto Nagata, "A Simulation Methodology Aearching Side-Channel Leakage Using Capacitor Charging Model," The 7th International Workshop on Security (IWSEC2012), poster presentation, Nov. 2012. (Fukuoka)
162
高谷聡, 坂東要志, 大川徹, 宝本敏治, 山田利夫, 早田征明, 熊代成孝, 最上徹, 永田真, "差動増幅回路における基板雑音感度の評価," 電子情報通信学会総合大会, C-12-29, Mar. 2012. (岡山大学)
163
利川托, 澤田卓也, 吉川薫平, 高田英裕, 新居浩二, 永田真, "オンチップ電源ノイズ離散化手法とRF 直接電力注入によるSRAMのイミュニティ評価への応用," 電子情報通信学会総合大会, C-12-2, Mar. 2012. (岡山大学)
164
永田真, "CMOSデジタル回路における動的ノイズ," 電子情報通信学会・電子デバイス研究会特別ワークショップ, Mar. 2012. (首都大学東京サテライトキャンパス)
165
永田真, "VLSIチップの電源ノイズ ~シリコン基板から電磁環境まで~," 電気学会・高度化アナログ電子回路の高効率化設計技術調査専門委員会, Jan. 2012. (日本交通協会)
166
永田真, "VLSIチップの電源ノイズとEMC," IEEE EMC Society Sendai Chapter・東北大学EMC仙台ゼミナール共催学生発表会, Dec. 2011. (東北大学)
167
Satoshi Takaya, Takashi Hasegawa, Yoji Bando, Toru Ohkawa, Toshiharu Takaramoto, Toshio Yamada, Masaaki Souda, Shigetaka Kumashiro, Tohru Mogami, Makoto Nagata, "Variation of Substrate Sensitivity in Differential Pair Transistors," IEEE Workshop on Variability Modeling and Characterization (VMC, colocated workshop of ICCAD2011), Nov. 2011. (San Jose)
168
Daisuke Fujimoto, Makoto Nagata, Toshihiro Katashita, Akihiro Sasaki, Yohei Hori, Akashi Satoh, "A Fast Power Current Analysis Methodology using Capacitor Charging Model for Side Channel Attack Evaluation," CHES2011, Poster presentation, Sep. 2011. (奈良東大寺)
169
東直也, 神田康孝, 永田真, "高周波LSIにおける基板結合の評価とモデリング," ICDシリコンアナログRF研究会, May. 2011. (北九州市)
2023年度
001
永田真, "半導体チップの先端パッケージング技術とハードウエアセキュリティ," 熊本大学半導体セミナー, 2024.2.7.(オンライン)
002
Makoto Nagata, "Si-Substrate Backside of an IC Chip for Performance Improvements and Security," Seminar, KU Leuven, Jan. 2024. (Leuven)Video
003
Kazuki Monta, Makoto Nagata, "Exploration of full-chip level SCA simulation," COSIC Seminar, KU Leuven, Jan. 2024. (Leuven)LinkVideo
004
門田和樹, 永田真, Josep Balasch, Ingrid Verbauwhede , "マスキング対策を施した暗号モジュールのサイドチャネル漏洩検証 におけるトランジスタレベルシミュレーションの不確かさ," ハードウェアセキュリティフォーラム2023, Dec. 2023. (ソニーシティみなとみらい)
005
長谷川陸宇, 門田和樹, 弘原海拓也, 沖殿貴明, 三木拓司, 永田真, "暗号ICチップに対する電磁的故障注入攻撃における故障感度の検討," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2023.12.4. (奄美大島)
006
永田真, "ドローン機体の電磁ノイズ課題と対策," EMCシンポジウムIIDA2023, 2023.11.30.(飯田市)
007
Makoto Nagata, "On-Chip Physical Attack Protection Circuits and Design for Hardware Security," POSTECH, 2023.10.10. (Pohang)
008
永田真, "セキュアICチップの実装攻撃と対策の初級講座," 応用物理学会超集積エレクトロニクス産学連携委員会・夏の学校, 2023.8.2.25 (京都工芸繊維大学・ハイブリッド開催)
009
永田真, "ハードウェアセキュリティ~セキュアICチップの実装攻撃と対策~," EdgeTech+ West 2023, TS1-01, 2023.7.27. (大阪)
010
Makoto Nagata, "On-Chip and In-System Side-Channel Measurements and Assessments," ACM/IEEE Design Automation Conference (DAC 2023), Tutorial, 2023.7.10. (San Francisco)
011
Makoto Nagata, "Hardware Security and Safety of IC Chips (Invited)," The 38th International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC 2023), 2023.6.27. (Jeju)Link
012
Makoto Nagata, "Vertically Integrated Si Techniques for Hardware Security Attack Countermeasures (Invited)," International Hardware Security Forum, 2023.6.18. (Kyoto)Link
013
Makoto Nagata, "Magnetic Thin Films for In-Package Noise Suppression of Semiconductor Switching Circuits (Invited)," IEEE The 1st International Symposium on Integrated Magnetics (iSIM), B4, 2023.5.14. (Sendai)
014
田口美里, 高橋亮蔵, 三木拓司, 永田真, "シリコン量子ビットの大規模化に向けたパッケージング構造の極低温評価," LSIとシステムのワークショップ2023, 一般P09, 2023.5.10. (東京)
015
長谷川陸宇, 弘原海拓也, 門田和樹, 三木拓司, 永田真, "暗号ICチップへの電磁的故障注入攻撃と回路応答解析," LSIとシステムのワークショップ2023, 学生P35, 2023.5.10. (東京)
016
祝迫琉士, 高橋亮蔵, 山田友弥, 三木拓司, 永田真, "大規模シリコン量子ビットの高精度制御に向けた極低温バイアス電圧生成回路の開発," LSIとシステムのワークショップ2023, 学生P04, 2023.5.9. (東京)
017
Makoto Nagata, "On-Chip and In-System Side-Channel Measurements and Assessments," IEEE International Symposium on Hardware Oriented Security and Trust (HOST), Tutorial, T7-2, 2023.5.1. (San Jose)
2022年度
018
永田真, "半導体のノイズについて," 公開セミナー/先端半導体パッケージング開発において考慮すべきこと, 2023.1.23.(JEITA先端半導体パッケージング技術WG/大阪大学 F3D実装コンソーシアム・オンライン)
019
Takuji Miki, "Cryogenic Bias Voltage Control Circuits for Large Scale Qubit Arrays," 28th Asia and South Pacific Design Automation Conference (ASP-DAC 2023), Jan. 18, 2023.Link
020
高橋亮蔵, 三木拓司, 永田真, "高速非同期逐次比較型AD変換器におけるサイドチャネル漏洩特性の評価," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2022.12.19. (宮古島)
021
長谷川陸宇, 弘原海拓也, 門田和樹, 三木拓司, 永田真, "暗号ICチップにおける電源電流シミュレーションによるサイドチャネル評価手法の構築," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2022.12.17. (宮古島)
022
弘原海拓也, 長谷川陸宇, 河合航平, 三木拓司, 永田真, "フリップチップパッケージングIC裏面に印加した電圧擾乱に対するICチップ応答の評価," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2022.12.17. (宮古島)
023
長谷川陸宇, 弘原海拓也, 門田和樹, 三木拓司, 永田真, "暗号ICチップにおけるサイドチャネル漏洩のチップ厚さによる効果の評価," 電子情報通信学会・ハードウェアセキュリティフォーラム2022, 2022.12.16.(東京大学・ハイブリッド開催)
024
永田真, "ディジタルセキュリティを支えるアナログ技術," 電子情報通信学会・ハードウェアセキュリティフォーラム2022, 2022.12.16.(東京大学・ハイブリッド開催)
025
Makoto Nagata, "Simulating Power Side Channel Leakages from Architectural Exploration to Physical Implementation of Crypto ICs," Ansys IDEAS 2022, Dec. 6, 2022.Link
026
Makoto Nagata, "Circuits and Packaging Systems for Security Chips (Invited)," IEEE Asian Solid-State Circuits Conference (A-SSCC), Convergence Workshop, CW-2, 2022.10.9. (Taipei)
027
Koh Watanabe, Ryota Sakai, Satoshi Tanaka, Makoto Nagata, "ELECTROMAGNETIC INTERFERENCE OF EMISSION NOISE ON MOBILE COMMUNICATIONS INSIDE INDUSTRIAL UNMANNED AERIAL VEHICLES," The 13th edition of International Workshop of Electromagnetic Compatibility (CEM 2022), Sep. 2022. (Suceava)
028
永田真, "ハードウェアセキュリティ~セキュアICチップの実装攻撃と対策~," 【関西DX実装イニシアティブ】サイバーセキュリティ・リレー講座, 2022.9.12.(一般財団法人関西情報センター・オンライン)
029
永田真, "セキュアICチップの実装攻撃と対策の初級講座," 応用物理学会超集積エレクトロニクス産学連携委員会・夏の学校, 2022.8.26. (東京大学・ハイブリッド開催)
030
Kazuki Monta, "RTL DESIGN SECURITY VERIFICATION FOR RESISTING POWER SIDE-CHANNEL ATTACK," Ansys Customer Workshop at DAC 2022, Jul. 2022. (San Francisco)
031
Kazuki Monta, "Testing Embedded Toggle Pattern Generation Through On-Chip IR Drop Monitoring," Lectures In the frame of Erasmus+ International program, 2022.06.30. (Thessaloniki)Link
032
Makoto Nagata, "Hardware Security and Safety of IC Chips," Lectures In the frame of Erasmus+ International program, 2022.06.30. (Thessaloniki)Link
033
永田真, “5G時代のIoTデバイスに向けた不要電波の評価と解析,” NICT/EMC-net 第3回将来課題研究会, 2022.4.25. (小金井市・ハイブリッド開催)
2021年度
034
渡邊航, "電子機器内部における電磁ノイズと移動通信システムの干渉評価" NICT/電磁環境研究室 研修生・共同研究発表会, 2022.3.14. (Online)
035
渡邊航, 青井舞, 小松美早紀, 田中聡, 永田真, "磁性材料による半導体ICチップの不要電波低減効果の評価と解析" IEEE EMC Society Sendai Chapter, IEEE EMCS 仙台チャプタ 学生研究発表会, 2022.2.14. (Online)
036
小松美早紀, 渡邊航, 青井舞, 田中聡, 永田真, "次世代パワー半導体を用いた電源モジュールにおける放射ノイズの広帯域評価" IEEE EMC Society Sendai Chapter, IEEE EMCS 仙台チャプタ 学生研究発表会, 2022.2.14. (Online)
037
Makoto Nagata, "On-Chip and In-System Side-Channel Measurements and Assessments," ACM/IEEE 27th Asia and South Pacific Design Automation Conference (ASP-DAC 2022), Tutorial talk, 2022.1.17. (Online)
038
Makoto Nagata, "Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," IEEE Solid-State Circuits Society, Japan Chapter Virtual DL Seminar, 2021.12.24.
039
門田和樹,永田真, "電源ノイズシミュレーションによるサイドチャネル漏洩評価手法の検討" 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2021.12.20. (石垣)
040
眞柴 将,門田和樹,三木拓司,永田真, "電源ノイズ解析による電源経路の特徴量抽出," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2021.12.18. (石垣)
041
眞柴 将,門田和樹,三木拓司,永田真, "電源ノイズ解析による電源経路の特徴量抽出," 電子情報通信学会・ハードウェアセキュリティ研究会, ハードウェアセキュリティフォーラム, 2021.12.10. (神奈川)
042
Makoto Nagata, "RF Noise Coupling -- Understanding, Mitigation and Impacts on Wireless Communication Performance," IEEE Solid-State Circuits Society, Taipei Chapter Virtual DL Seminar, 2021.12.7.
043
Makoto Nagata, "Chip Stacking and Packaging Technology Explorations for Hardware Security (Invited Talk)," The 23rd ACM/IEEE International Workshop on System-Level Interconnect Pathfinding (SLIP 2021), 2021.11.4. (Virtual event)
044
Hiroki Sonoda, Kazuki Monta, Takaaki Okidono, Yuuki Araga, Naoya Watanabe, Haruo Shimamoto, Katsuya Kikuchi, Noriyuki Miura, Takuji Miki and Makoto Nagata, "Secure 3D CMOS Chip Stacks with Backside Buried Metal Power Delivery Networks for Distributed Decoupling Capacitance [IEDM]", IEEE EDS Kansai Chapter, IEEE EDS 第21 回関西コロキアム電子デバイスワークショップ, 202109.28. (オンライン)
045
Makoto Nagata, "Side-channel Leakages, Attacks and Simulation for Hardware Security," IEEE 47th European Solid-State Circuits Conference (ESSCIRC 2021), Educational Event #12.10, Sep. 2021. (Virtual conference)
046
Makoto Nagata, "On-Chip Physical Attack Protection Circuits for Hardware Security," IEEE Solid-State Circuits Society, Singapore Chapter Virtual DL Seminar, 2021.9.6
047
渡邊航,"ICチップパッケージレベルのノイズ抑制磁性膜の導入と無線通信干渉対策の評価," マグネティックス技術委員会,磁性材料の高周波特性活用技術調査専門委員会,2021.8.23. (オンライン)
048
Makoto Nagata, "IC-Chip Level Physical Attack Protections for IoT Security," NXP, 2XP Distinguished Lecturer Series Virtual Seminar, 2021.7.13.
049
永田真,"ハードウェアセキュリティ ~セキュアICチップの実装攻撃と対策~," 2021年 KECセミナー,KEC関西電子工業振興センター,2021.7.2. (オンライン)
050
Makoto Nagata, "RF Noise Coupling - Understanding, Mitigation and Impacts on Wireless Communication Performance," IEEE Solid-State Circuits Society, Poland Chapter Virtual DL Seminar, 2021.6.24.
051
Makoto Nagata, "IC Chip and Packaging Interactions in Design for SI, PI, EMC and ESD," IEEE Solid-State Circuits Society, Poland Chapter Virtual DL Seminar, 2021.6.15.
052
Makoto Nagata, "IC-Chip Level Physical Attack Protections for IoT Security," 2021 Symposia on VLSI Technology and Circuits, Short course, SC3-6, 2021.6. 14. (Virtual conference)
053
Makoto Nagata, "Hardware Security and Safety of IC Chips" IEEE Solid-State Circuits Society, Israel Chapter Virtual DL Seminar, 2021.6.8.Link to event
054
Makoto Nagata, "RF Noise Coupling - Understanding, Mitigation and Impacts on Wireless Communication Performance," IEEE Solid-State Circuits Society, Beijing Chapter Virtual DL Seminar, 2021.5.25.
055
門田和樹,永田真,カシーク スリニバサン,ラン リン,デッチ ジュ,ノーマン チャン,カルバン チョウ, "VLSI向けパワーノイズシミュレーションを用いた暗号モジュールのサイドチャネル漏洩評価," LSIとシステムのワークショップ2021, 学生P52, 2021.5.11. (オンライン)
056
渡邊航,小松美早紀,青井舞,田中聡,永田真, "GaN素子を用いたスイッチングデバイスにおける放射不要電波の広帯域評価," LSIとシステムのワークショップ2021, 学生P47, 2021.5.11. (オンライン)
057
弘原海拓也,河合航平,三木拓司,永田真,村松菊男,長谷川弘,澤田卓也,三浦雛,福島崇仁,金銅恒, "車載向けICチップにおける外部擾乱のアナログ検知手法に関する検討," LSIとシステムのワークショップ2021, 学生P11, 2021.5.10. (オンライン)
058
Makoto Nagata, "IC Chip and Packaging Interactions in Design for SI, PI, EMC and ESD," IEEE Solid-State Circuits Society, Switzerland Chapter Virtual DL Seminar, 2021.4.22.
059
Makoto Nagata, "Hardware Security and Safety of IC Chips," IEEE Solid-State Circuits Society, Webinar, 2021.4.16.Link to eventLink to video
2020年度
060
弘原海拓也, 三木拓司, 永田真, "車載電子機器における電磁擾乱応答の評価とin-situ検知技術," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2021.3.1. (オンライン)
061
多田捷, 山下憂記, 三木拓司, 永田真, 三浦典之, "暗号プロセッサへの物理攻撃に対するマルチモーダル検知・反応回路技術," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2021.3.1. (オンライン)
062
中川大地, 眞柴将, 門田和樹, 三木拓司, 永田真, "オンチップ電源モニタリングを用いたマルチチップ搭載電子ボードの意図的改変検知技術," 電子情報通信学会・集積回路研究会, 学生・若手研究会, 2021.3.1. (オンライン)
063
Makoto Nagata, "IC Chip and Packaging Interactions in Design for SI, PI, EMC and ESD," IEEE Solid-State Circuits Society, Croatia Chapter Virtual DL Seminar, 2021.2.25.
064
永田真, "半導体スイッチングデバイスにおける不要電波の発生と磁性材料による抑制," ワークショップ「マグネティックスによるパワーエレクトロニクスの革新と協創」, 電気学会マグネティックス技術委員会, 2021.1.20. (オンライン)
065
Makoto Nagata, "RF Noise Coupling - Understanding, Mitigation and Impacts on Wireless Communication Performance," IEEE Solid-State Circuits Society, Austria Chapter Virtual DL Seminar, 2021.1.15.
066
弘原海拓也, 三木拓司, 永田真, "オンチップモニタを用いた電磁擾乱in-situ検知手法の提案," 電子情報通信学会・集積回路研究会, ポスター発表, 2020.12.18. (熱海・オンライン)
067
弘原海拓也, 河合航平, 三木拓司, 永田真, 村松菊男, 金銅恒, 長谷川弘, 福島崇仁, 澤田卓也, 三浦雛, "オンチップモニタを用いた意図的外部擾乱の検知手法に関する検討," 電子情報通信学会・ハードウェアセキュリティ研究会, ポスター発表, 2020.12.11. (オンライン)
068
Makoto Nagata, "Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," IEEE Solid-State Circuits Society, Austria Chapter Virtual DL Seminar, 2020.12.4.
069
永田真, "5G 時代の IoT デバイスに向けた不要電波の評価と対策," 第25回EMC関西2020, KEC関西電子工業振興センター, 2020.10.9.(オンライン)
070
Makoto Nagata, "On-Chip Physical Attack Protection Circuits for Hardware Security," IEEE Solid-State Circuits Society, Seoul Chapter Virtual DL Seminar, 2020.9.1.
071
Makoto Nagata, "On-Chip Physical Attack Protection Circuits for Hardware Security," IEEE Solid-State Circuits Society, Bangladesh Chapter Virtual DL Seminar, 2020.7.30.
072
多田捷, 松田航平, 永田真, 﨑山一男, 三浦典之, "誘導インパルス型の瞬時自己破壊回路を利用した検知後対処に基づく物理攻撃対策," 電子情報通信学会・ハードウェアセキュリティ研究会, 2020.6.10. (オンライン)
073
山下憂記, 松田航平, 永田真, 三浦典之, "暗号回路における基板電流検出型レーザー故障注入攻撃対策の軽量設計法," 電子情報通信学会・ハードウェアセキュリティ研究会, 2020.6.10. (オンライン)
074
安田一樹, 門田和樹, 月岡暉裕, 三浦典之, 永田真, カシーク スリニバサン, シャン ワン, ラン リン, イン シュン リー, ノーマン チャン, "ICチップレベル電源雑音シミュレーョンによる暗号モジュールのサイドチャネル漏洩評価," 電子情報通信学会・ハードウェアセキュリティ研究会, 2020.6.10. (オンライン)
075
Makoto Nagata, "IC Chip and Packaging Interactions in Design for SI, PI, EMC and ESD," IEEE Solid-State Circuits Society, Oregon Chapter Virtual DL Seminar, 2020.6.20.
076
Makoto Nagata, "A C-P-S Simulation Technique of Power-Noise Side Channel Leakage in Cryptographic Integrated Circuits," Ansys Simulation World, 2020.6.10,11.On demand here
2019年度
077
Makoto Nagata, "Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," BWRC seminar, University of California at Berkeley, 2020.1.31.
078
Makoto Nagata, "Side-Channel Attack Analysis and Simulation Techniques," 33rd International Conference on VLSI Design/19th International Conference on Embedded Design (VLSIdesign 2020), Tutorial, Jan. 2020. (Bangalore)
079
高橋佑弥, 門田和樹, 佐藤俊寛, 沖殿貴朗, 三木拓司, 三浦典之, 永田真, "半導体集積回路(IC)技術によるECDSAハードウェアモジュールの多重接続性能評価," 電子情報通信学会・集積回路研究会, ポスター発表, Dec. 2019. (奄美大島)
080
中川大地, 園田大樹, 門田和樹, 三木拓司, 三浦典之, 永田真, "オンチップモニタを用いたチップ・チップ間ノイズ結合の評価," 電子情報通信学会・集積回路研究会, ポスター発表, Dec. 2019. (奄美大島)
081
永田真, "IoTデバイスのエミッション評価と対策," 第25回EMC環境フォーラム, Nov. 2019. (東京)
082
永田真, "不要電波干渉のEMC評価とシステムシミュレーション," Keysight Design Forum 2019, A5, Oct. 2019. (東京)詳細をみる
083
Makoto Nagata, "Side Channel Attacks (Invited)," 26th IEEE Electronic Design Process Symposium (EDPS 2019), Oct. 2019. (Milpitas).about event
084
Makoto Nagata, "(Invited) Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," The 14th Asia Joint Conference on Information Security (AsiaJCIS 2019), Aug. 2019. (Kobe)about event
085
Makoto Nagata, "Power Noise Simulation of IC Chips for Hardware Security," 2019 IEEE International Symposium on Electromagnetic Compatibility, Signal & Power Integrity (EMC+SIPI 2019), Tutorial, FR-AM-3-2, Jul.2019. (New Orleans)
086
永田真, "ハードウェアトロイとその対策の技術動向," 電子情報技術産業協会(JEITA) 2019年度先端電子材料・デバイス技術フォーラム, Jul. 2019. (東京)
087
Makoto Nagata, "Diversity in IC labs.," IEEE Diversity Luncheon at VLSI Symposium, Jun. 2019. (Kyoto)
088
Makoto Nagata, "C-P-S Simulation Techniques for Safety and Security," Ansys Workshop at DAC 2019, Jun. 2019. (Las Vegas)
089
Makoto Nagata, "Undesired Radio Waves of IoT Devices: Evaluation and Countermeasures (Invited)," The 2nd Croatia - Japan Electromagnetic Compatibility Workshop (CJEMC 2019), May. 2019. (Sendai)
090
Makoto Nagata, "Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," The 5th France-Japan Cybersecurity Workshop, May. 2019.workshopaccess to lecture slides
091
渡邊航, 椙本祥史, 三浦典之, 田中聡, 山口正洋, 永田真, "インバータ電源装置における不要電波の広帯域測定とノイズ低減手法の評価," LSIとシステムのワークショップ2019, 学生P66, May. 2019. (東京)
092
地家幸佑, 渡邊航, 三浦典之, 永田真, "ICチップの電源ノイズ特性に着目したパッケージング構造の評価," LSIとシステムのワークショップ2019, 学生P44, May. 2019. (東京)
093
門田和樹, 安田一樹, 三木拓司, 沖殿貴朗, 三浦典之, 永田真, "暗号モジュールにおける電源ノイズとサイドチャネル漏洩の対策設計と評価法の検討," LSIとシステムのワークショップ2019, 学生P43, May. 2019. (東京)
094
Makoto Nagata, "Leveraging Chip Power Models for System-Level EMC Simulation of Automotive ICs," ANSYS Webinar, Apr. 2019.about eventaccess to recorded version
2018年度
095
永田真, "IoTデバイスにおける不要電波の評価と対策," VCCI協会技術シンポジウム, Jun. 2019. (東京)
096
Makoto Nagata, "Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," ECE Seminar, National University of Singapore, Sep. 2018. (Singapore)
097
永田真, "ハードウェアセキュリティを担うアナログ技術," IoTセキュリティ・フォーラム, Aug. 2018. (東京)
098
Makoto Nagata, "Simulation Techniques toward Design for Electromagnetic Susceptibility (EMS) of IC Chips," Ansys Workshop at DAC 2018, Jun. 2018. (San Francisco)
099
Makoto Nagata, "Toward EMC Compliant Design of IC Chips in Automotive Applications," The 1st Croatia-Japan EMC Workshop, May. 2018. (Zagreb)
100
椙本祥史, 渡邊航, 永田真, 三浦典之, 宮澤安範, 田中聡, 山口正洋, "半導体スイッチングデバイスによる不要電波と無線通信干渉の評価," LSIとシステムのワークショップ2018, 学生P33, May. 2018. (東京)
101
水田健人, 三木拓司, 三浦典之, 永田真, "IoTデバイス用センサノード向けアナログ/デジタル変換機能(ADC)におけるハードウェアセキュリティ向上に関する研究," LSIとシステムのワークショップ2018, 学生P31, May. 2018. (東京)
102
三木拓司, 三浦典之, 永田真, "アナログ計測セキュリティ技術 -センサデータ漏洩を防ぐセキュアAD変換器-," 計測セキュリティフォーラム2018, Apr. 2018. (東京)
2017年度
103
Makoto Nagata, "Challenges: Deployment of EMC-Compliant IC Chip Techniques in Design for Hardware Security," COSIC Seminar, KU Leuven, Mar. 2018. (Leuven)
104
町田樹哉, 松田航平, 三浦典之, 梨本翔永, 鈴木大輔, 永田真, "ミリ波レーダの環境擾乱応答の評価システムのハードウェア実装," ハードウェアセキュリティ研究会, Mar. 2018. (沖縄)
105
郡義弘, 藤本大介, 林優一, 三浦典之, 永田真, 崎山一男, "レーザーフォールト攻撃対策である電源遮断回路実装時のサイドチャネル耐性評価," ハードウェアセキュリティ研究会, Mar. 2018. (沖縄)
106
Makoto Nagata, "3D Design for Diagnosis and Characterization with In-Place Waveform Capturing (Invited)," MIITEC Advanced Testing Technology Seminar, Dec. 2017. (Nanjing)
107
三浦典之, 高橋雅典, 松田航平, 永田真, "チップ・パッケージ・ボード非接触インターラクションとカオス発振を利用したPUF," ハードウェアセキュリティフォーラム2017, Dec. 2017. (東京)
108
任翔太, 藤本大介, 林優一, 三浦典之, 永田真, 松本勉, "インピーダンス計測に基づくICの周辺に実装されたHT検出手法の検討," ハードウェアセキュリティフォーラム2017, Dec. 2017. (東京)
109
永田真, "ICチップのハードウェア・トロージャンと対策の技術動向," ハードウェアセキュリティフォーラム2017, Dec. 2017.. (東京)
110
Makoto Nagata, "Protecting Cryptographic Integrated Circuits with Side-Channel Information," 2017 IEEE 12th International Conference on ASIC (ASICON 2017), Tutorial, T-3, Oct. 2017. (Guiyang)
111
月岡暉裕, "EMI性能の獲得に向けたICチップの電源ノイズシミュレーション," ANSYS Day 2017, 学生ポスターセッション, Oct. 2017. (東京)
112
永田真, "ICチップレベルのEMCシミュレーション," ANSYS Day 2017, AESE Track, #G-2, Oct. 2017. (東京)
113
永田真, "ハードウェアセキュリティ:トロイと対策の技術動向," JEITA/ハードウェアセキュリティ技術分科会, Sep. 2017. (東京)
114
三浦典之, 永田真, "高密度半導体永久ストレージの研究," ハードウエアセキュリティ研究会, Sep. 2017. (東京)
115
Akihiro Tsukioka, Kohki Taniguchi, Daisuke Fujimoto, Makoto Nagata, Takao Egami, Reiko Akimoto, Kenji Niinomi, Takeshi Yuhara, Rob Mathews, Karthik Srinivasan, Ying-Shiun Li, Norman Chang, "Simulation Techniques for EMC compliant Design of Automotive IC Chips and Modules," ACM/IEEE Design Automation Conference (DAC 2017), #WIP-120.21 (poster), Jun. 2017. (Austin)
116
Makoto Nagata, "Simulation Techniques toward Design for Electromagnetic Susceptibility (EMS) of IC Chips," Ansys Workshop at DAC 2017, Jun. 2017. (Austin)
117
松田航平, 三浦典之, 永田真, Shivam Bashin, Ville Yli-Mayry, 本間尚文, Yves Mathieu, Tarik Graba, Jean-Luc Danger, "PRINCE暗号プロセッサの超軽量実装," ハードウェアセキュリティ研究会, Jun. 2017. (弘前大学)
118
月岡暉裕, 中島弘紀, 三浦典之, 永田真, "EMI性能の獲得に向けたICチップの電源ノイズシミュレーション," LSIとシステムのワークショップ2017, 学生P68, May. 2017. (東京)
119
水田健人, 三木拓司, 三浦典之, 道正 志郎, 永田真, "二段階遷移型インバータを利用した500MHz -52.5dB-THD電圧時間変換回路," LSIとシステムのワークショップ2017, 学生P65, May. 2017. (東京)
2016年度
120
Noriyuki Miura, Shijia Liu, Tsuyoshi Watanabe, Shigeki Imai, Makoto Nagata, "A Permanent Digital Archive System Based on 4F^2 X-Point Multi-Layer Metal Nano-Dot Structure," IEEE SSCS Kansai Chapter Technical Seminar, Feb. 2017. (神戸大学・梅田インテリジェントラボラトリ)
121
三浦典之, 永田真, "チップ・パッケージ・ボードレベルの物理攻撃対策回路技術," ハードウェアセキュリティフォーラム2016, Dec. 2016. (武蔵大学).
122
永田真, "IoT時代に向けた不要電波対策技術," エネルギーインテグリティーシステム研究センターシンポジウム, 首都大東京, Oct. 2016. (南大沢)
123
永田真, "ICチップのハードウェアセキュリティ:真正性の確保と攻撃への対策," 2016 IEEE Metro Area Workshop in Kansai, #1-5, Aug. 2016. (同志社大学)
124
永田真, "IoT時代, 混雑する無線機器の内外環境における通信品質向上のための課題と開発の基礎―干渉, ノイズ, EMC等の品質劣化要因の理解と対策の勘所―第5世代移動体通信(LTE)を例としたICチップレベルの自家中毒と通信性能へのインパクト," BIZ新宿(日本情報技術センター), Jul. 2016. (お茶の水)
125
Noriyuki Miura, "Proactive and Reactive Countermeasures against Active and Passive EM Attacks," IEEE International Symposium on Electromagnetic Compatibility (EMC2016), Jul. 2017. (Ottawa, Canada)
126
永田真, "SystemVueのHILS応用による物理層ノイズの評価と解析(招待講演)," Keysight 5G AKIBA Summit, Jun. 2016. (秋葉原)
127
Masahiro Yamaguchi, Satoshi Tanaka, Jingyan Ma, Yasunori Miyazawa, Makoto Nagata,Koichi Kondo, Yasuyuki Okiyoneda, Masahiro Nishizawa, "SiP Packaging-Compatible Magnetic Thin-Film Noise Suppressor to Countermeasure Digital Noise from Power Electronics Devices (invited)," The 7th Asia-Pacific International Symposium on Electromagnetic Compatibility & Signal Integrity and Technical Exhibition (APEMC 2016), TH-AM-Ⅱ-TS02-1, May. 2016. (Shenzhen, China)
128
吉田弘樹, 三浦典之, 永田真, "FPGA実装した暗号コアからの放射電磁波ノイズ量と情報漏洩量の相関評価," LSIとシステムのワークショップ2016, 学生P43, May. 2016. (東京)
129
松田航平, 三浦典之, 永田真, 林優一, 藤井達哉, 矢ヶ崎玲奈, 崎山一男, "基板電位変動モニタリングによるレーザーフォールト注入攻撃対策," LSIとシステムのワークショップ2016, 学生P26, May. 2016. (東京)
2015年度
130
桐山卓弥, 三浦典之, 永田真, "高解像度・高速タッチセンサのノイズ耐性評価とノイズ低減手法の検討," シリコンアナログRF研究会, Mar. 2016. (宮島)
131
Makoto Nagata, "Noise Simulation in Mixed-Signal SoCs (Invited Tutorial)," 2016 IEEE International Solid-State Circuits Conference (ISSCC 2016), Tutorial, T8, Jan. 2016. (San Francisco)
132
永田真, "IoT時代, 混雑する無線機器の内外環境における通信品質向上のための課題と開発の基礎~干渉, ノイズ, EMC等の品質劣化要因の理解と対策の勘所~第5回移動体通信(LTE)を例としたICチップレベルの自家中毒と通信性能へのインパクト," 中央大学駿河台記念館(日本情報技術センター), Jul. 2015. (お茶の水)
133
Makoto Nagata, "IC Chips to be Dependable, Secure, and Robust (Plenary)," International Technical Conference on Circuits/Systems, Computers and Communcations 2015 (ITC-CSCC 2015), Jul. 2015. (Seoul)
134
Makoto Nagata, "Diagnosis, Protection, and Configurability of I/O Circuits for 3D Chip Stacking (Invited)," Design for three dimensional integration (D43D 2015), Jun. 2015. (Grenoble)
135
Makoto Nagata, "Securing Cryptographic Engines ? Circuit Techniques against EM Attacks (Invited)," International Symposium on IoT Enabling Chips, Jun. 2015. (Kyoto)
136
田中廉大, 三浦典之, 藤本大介, 本間尚文, 林優一, 青木孝文, 永田真, "暗号処理回路への近傍電磁波解析攻撃を検知する完全デジタル発振器型センサ," LSIとシステムのワークショップ2015, 学生P09, May. 2015. (北九州)
137
谷口綱紀, 三浦典之, 林泰祐, 永田真, "製品テストにおける適応型電源共振ノイズ抑制フィルタ," LSIとシステムのワークショップ2015, 学生P05, May. 2015. (北九州)
138
Makoto Nagata, "IC Chips to Be Dependable, Secure, and Robust," VirginiaTech, CESCA Day 2015, May. 2015. (Bracksburg)
2014年度
139
Nao Ueda, Cesar Roda Neve, Mikael Detalle, Geert Van der Plas, Eric Beyne, Makoto Nagata, "Broadband Metal-Insulator-Metal Capacitors on Silicon Interposer for Low Impedance Power Distribution Network," DATE 2015 Workshop on 3D Integration (3D-WS 2015), #3.4, Mar. 2015. (Grenoble)
140
Makoto Nagata, "In-Place Diagnosis of Undesired Power Domain Problems in IC Chips and Stacks," ST Microelectronics, Mar. 2015. (Crolles)
141
Makoto Nagata, "IC Chip Immunity Measurements and Analysis," Ansys, Feb. 2015. (San Jose).
142
永田真, "ICチップの真正性の確保と対策 ~ハードウェアセキュリティの根源的課題に向き合う~," ICシステムセキュリティ協会, Feb. 2015. (神田)
143
Makoto Nagata, "Side Channel Leakage in Cryptographic Modules: Introduction to Physical Origins and Attack Models (Tutorial)," 20th Asia and South Pacific Design Automation Conference (ASP-DAC 2015), #T4.4, Jan. 2015. (Makuhari)
144
Masahiro Yamaguchi, Satoshi Tanaka, Yasushi Endo, Makoto Nagata, Hiroaki Matsui, Mizuki Iwanami, Kenta Tsukamoto, "IC Chip Level Low Noise Technology for High Speed and High Quality Telecommunication Systems," 2014 Asia-Pacific Microwave Conference (APMC), #TH2E-1, Nov. 2014. (Sendai)
145
永田真, 高谷聡, 池田博明, "貫通シリコンビアとアクティブインタポーザを用いた4096 bit幅100 GByte/秒ワイドI/Oの設計と診断," 2014年度第4回TSV応用研究会, Oct. 2014. (四谷)
146
Makoto Nagata, Satoshi Takaya, Hiroaki Ikeda, Dimitri Linten, Mirko Scholz, Shih-Hung Chen, Keiichi Hasegawa, Taizo Shintani, Masanori Sawada, "CDM ESD Testing of a 3D TSV Stacked IC Chip," Fifth IEEE International Workshop on Testing Three-Dimensional Stacked Integrated Circuits (3D-TEST), #7-1, Oct. 2014. (Seattle)
147
永田真, "RF-ICチップにおける基板結合ノイズの解析と実測," ANSYS Electronics Simulation EXPO 2014, Oct. 2014. (東京)
148
三浦典之, "ハードウェアセキュリティのための集積回路技術 (招待講演)," 第36回アナログRF研究会, Jul. 2014. (屋久島)
149
永田真, "半導体チップにおける電源ノイズとEMCの実際," 第57回STARCアドバンストセミナー(ノイズ/EMC対策技術(2)), (13:20-14:20), Jun. 2014.
150
永田真, "ICチップレベルのサイドチャネル情報漏洩の計測とシミュレーション," JIEP最先端実装技術シンポジウム, Jun. 2014. (東京)
151
上坂純平, 島崎俊介, 三浦典之, 永田真, "基板ノイズによるLTE通信品質への影響のシステムレベル評価," LSIとシステムのワークショップ2014, 学生P32, May. 2014. (北九州)
152
Makoto Nagata, Shunsuke Shimazaki, Naoya Azuma, Noriyuki Miura, Sho Muroga, Yasushi Endo, Satoshi Tanaka, Masahiro Yamaguchi, "Measurements and Simulation of RF Noise Coupling and Its Impacts on LTE Wireless Communication Performance (Invited)," 2014 International Symposium on Electromagnetic Compatibility, Tokyo, #14P1-B2W, May. 2014. (Tokyo)
153
Makoto Nagata, "Power Noise Awareness in Design and Diagnosis of VLSI Systems," 2014 18th IEEE Workshop on Signal and Power Integrity (SPI 2014), #SS-2, May. 2014. (Ghent)
2013年度
154
Makoto Nagata, "Power Noise Awareness in Design and Diagnosis of VLSI Systems," 2013 IEEE Electrical Design of Advanced Packaging & Systems Symposium (EDAPS), Keynote Speech III, Dec. 2013. (Nara)
155
Makoto Nagata, Sathoshi Takaya, Hiroaki Ikeda, "In-Place Signal and Power Noise Waveform Capturing within 3D Chip Stacking," Fourth IEEE International Workshop on Testing Three-Dimensional Stacked Integrated Circuits (3D-TEST), #5-2, oral presentation, Sep. 2013. (Anaheim)
156
Makoto Nagata, Sathoshi Takaya, Hiroaki Ikeda, "In-Place Signal and Power Noise Waveform Capturing within 3D Chip Stacking," 2013 IEEE International Test Conference (ITC 2013), PO-27, poster presentation, Sep. 2013. (Anaheim)
157
Makoto Nagata, "Power-Noise Measurements and Simulation Techniques for Side-Channel Analysis," 2013 IEEE International Symposium on Electromagnetic Compatibility (EMC 2013), Tutorials MO-AM-4-3, tutorial talk 45 min, Aug. 2013. (Denver)
158
Makoto Nagata, Sathoshi Takaya, Atsushi Sakai, Shiro Uchiyama, Harufumi Kobayashi, Hiroaki Ikeda, "Design Strategies using 2D Toolsets for 3D TSV Chip Stacks featuring 4096b Wide I/O at 100GB/s," Design Automation Conference 2013 (DAC 2013), Designer Track #7.29, poster presentation, Jun. 2013. (Austin)
2012年度
159
永田真, "(招待講演)VLSIチップ-パッケージ-ボードを統合した電源系ノイズの実測と解析," シリコンアナログRF研究会, Mar. 2013. (中央大学)
160
永田真, "LPB統合ノイズ解析~テストチップにおけるオンチップとオンボードのノイズを例題として~," Electronic Design and Solution Fair 2012, Nov. 2012. (横浜)※【特別展示】LPBゾーン・IBISゾーンにおける講演及び出展
161
Daisuke Fujimoto, Daichi Tanaka, Makoto Nagata, "A Simulation Methodology Aearching Side-Channel Leakage Using Capacitor Charging Model," The 7th International Workshop on Security (IWSEC2012), poster presentation, Nov. 2012. (Fukuoka)
2011年度
162
高谷聡, 坂東要志, 大川徹, 宝本敏治, 山田利夫, 早田征明, 熊代成孝, 最上徹, 永田真, "差動増幅回路における基板雑音感度の評価," 電子情報通信学会総合大会, C-12-29, Mar. 2012. (岡山大学)
163
利川托, 澤田卓也, 吉川薫平, 高田英裕, 新居浩二, 永田真, "オンチップ電源ノイズ離散化手法とRF 直接電力注入によるSRAMのイミュニティ評価への応用," 電子情報通信学会総合大会, C-12-2, Mar. 2012. (岡山大学)
164
永田真, "CMOSデジタル回路における動的ノイズ," 電子情報通信学会・電子デバイス研究会特別ワークショップ, Mar. 2012. (首都大学東京サテライトキャンパス)
165
永田真, "VLSIチップの電源ノイズ ~シリコン基板から電磁環境まで~," 電気学会・高度化アナログ電子回路の高効率化設計技術調査専門委員会, Jan. 2012. (日本交通協会)
166
永田真, "VLSIチップの電源ノイズとEMC," IEEE EMC Society Sendai Chapter・東北大学EMC仙台ゼミナール共催学生発表会, Dec. 2011. (東北大学)
167
Satoshi Takaya, Takashi Hasegawa, Yoji Bando, Toru Ohkawa, Toshiharu Takaramoto, Toshio Yamada, Masaaki Souda, Shigetaka Kumashiro, Tohru Mogami, Makoto Nagata, "Variation of Substrate Sensitivity in Differential Pair Transistors," IEEE Workshop on Variability Modeling and Characterization (VMC, colocated workshop of ICCAD2011), Nov. 2011. (San Jose)
168
Daisuke Fujimoto, Makoto Nagata, Toshihiro Katashita, Akihiro Sasaki, Yohei Hori, Akashi Satoh, "A Fast Power Current Analysis Methodology using Capacitor Charging Model for Side Channel Attack Evaluation," CHES2011, Poster presentation, Sep. 2011. (奈良東大寺)
169
東直也, 神田康孝, 永田真, "高周波LSIにおける基板結合の評価とモデリング," ICDシリコンアナログRF研究会, May. 2011. (北九州市)