業績

トップ > 業績 > 学術講演

学術講演(査読無し・予稿無し)

55 永田真, "ハードウェアセキュリティ:トロイと対策の技術動向," JEITA/ハードウェアセキュリティ技術分科会, 2017.9.19(東京)
54 Akihiro Tsukioka, Kohki Taniguchi, Daisuke Fujimoto, Makoto Nagata, Takao Egami, Reiko Akimoto, Kenji Niinomi, Takeshi Yuhara, Rob Mathews, Karthik Srinivasan, Ying-Shiun Li, Norman Chang, "Simulation Techniques for EMC compliant Design of Automotive IC Chips and Modules," ACM/IEEE Design Automation Conference (DAC 2017), #WIP-120.21 (poster), 2017.6.20. (Austin)
53 松田航平、三浦典之、永田真、Shivam Bashin、Ville Yli-Mayry、本間尚文、Yves Mathieu、Tarik Graba、Jean-Luc Danger, "PRINCE暗号プロセッサの超軽量実装," ハードウェアセキュリティ研究会、2017.6.12-13.(弘前大学)
52 月岡暉裕、中島弘紀、三浦典之、永田真, "EMI性能の獲得に向けたICチップの電源ノイズシミュレーション, " LSIとシステムのワークショップ2017、学生P68、2016.5.15-16.(東京)
51 水田健人、三木拓司、三浦典之、道正 志郎、永田 真, "二段階遷移型インバータを利用した500MHz -52.5dB-THD電圧時間変換回路, " LSIとシステムのワークショップ2017、学生P65、2016.5.15-16.(東京)
50 Noriyuki Miura, Shijia Liu, Tsuyoshi Watanabe, Shigeki Imai, Makoto Nagata, "A Permanent Digital Archive System Based on 4F^2 X-Point Multi-Layer Metal Nano-Dot Structure," IEEE SSCS Kansai Chapter Technical Seminar, 2017.2.17. (神戸大学・梅田インテリジェントラボラトリ)
49 三浦典之、永田真, "チップ・パッケージ・ボードレベルの物理攻撃対策回路技術," ハードウェアセキュリティフォーラム2016、2016.12.3. (武蔵大学).
48 永田真, "IoT時代に向けた不要電波対策技術," エネルギーインテグリティーシステム研究センターシンポジウム、首都大東京, 2016.10.7.(南大沢)
47 永田真, "ICチップのハードウェアセキュリティ:真正性の確保と攻撃への対策," 2016 IEEE Metro Area Workshop in Kansai, #1-5, 2016.8.3. (同志社大学)
46 永田真, "IoT時代、混雑する無線機器の内外環境における通信品質向上のための課題と開発の基礎―干渉、ノイズ、EMC等の品質劣化要因の理解と対策の勘所―第5世代移動体通信(LTE)を例としたICチップレベルの自家中毒と通信性能へのインパクト," BIZ新宿(日本情報技術センター), 2016.7.22.(お茶の水)
45 Noriyuki Miura, "Proactive and Reactive Countermeasures against Active and Passive EM Attacks," IEEE International Symposium on Electromagnetic Compatibility (EMC2016), 2017.7.26. (Ottawa, Canada)
44 永田真, "SystemVueのHILS応用による物理層ノイズの評価と解析(招待講演)," Keysight 5G AKIBA Summit、2016.6.10、秋葉原
43 Masahiro Yamaguchi, Satoshi Tanaka, Jingyan Ma, Yasunori Miyazawa, Makoto Nagata,Koichi Kondo, Yasuyuki Okiyoneda, Masahiro Nishizawa, "SiP Packaging-Compatible Magnetic Thin-Film Noise Suppressor to Countermeasure Digital Noise from Power Electronics Devices (invited)," The 7th Asia-Pacific International Symposium on Electromagnetic Compatibility & Signal Integrity and Technical Exhibition (APEMC 2016), TH-AM-Ⅱ-TS02-1, 2016.5.19. (Shenzhen, China)
42 吉田弘樹、三浦典之、永田真, "FPGA実装した暗号コアからの放射電磁波ノイズ量と情報漏洩量の相関評価," LSIとシステムのワークショップ2016、学生P43、2016.5.16-17.(東京)
41 松田航平、三浦典之、永田真、林優一、藤井達哉、矢ヶ崎玲奈、崎山一男, "基板電位変動モニタリングによるレーザーフォールト注入攻撃対策," LSIとシステムのワークショップ2016、学生P26、2016.5.16-17.(東京)
40 桐山卓弥、三浦典之、永田真, "高解像度・高速タッチセンサのノイズ耐性評価とノイズ低減手法の検討," シリコンアナログRF研究会、2016.3.3.(宮島)
39 Makoto Nagata, "Noise Simulation in Mixed-Signal SoCs (Invited Tutorial)," 2016 IEEE International Solid-State Circuits Conference (ISSCC 2016), Tutorial, T8, 2016.1.31. (San Francisco)
38 永田真, "IoT時代、混雑する無線機器の内外環境における通信品質向上のための課題と開発の基礎~干渉、ノイズ、EMC等の品質劣化要因の理解と対策の勘所~第5回移動体通信(LTE)を例としたICチップレベルの自家中毒と通信性能へのインパクト," 中央大学駿河台記念館(日本情報技術センター), 2015.7.13.(お茶の水)
37 Makoto Nagata, "IC Chips to be Dependable, Secure, and Robust (Plenary)," International Technical Conference on Circuits/Systems, Computers and Communcations 2015 (ITC-CSCC 2015), 2015.7.1. (Seoul)
36 Makoto Nagata, "Diagnosis, Protection, and Configurability of I/O Circuits for 3D Chip Stacking (Invited)," Design for three dimensional integration (D43D 2015), 2015.6.23. (Grenoble)
35 Makoto Nagata, "Securing Cryptographic Engines ? Circuit Techniques against EM Attacks (Invited)," International Symposium on IoT Enabling Chips, 2015.6.20. (Kyoto)
34 田中廉大、三浦典之、藤本大介、本間尚文、林優一、青木孝文、永田真, "暗号処理回路への近傍電磁波解析攻撃を検知する完全デジタル発振器型センサ," LSIとシステムのワークショップ2015、学生P09、2015.5.11-12.(北九州)
33 谷口綱紀、三浦典之、林泰祐、永田真, "製品テストにおける適応型電源共振ノイズ抑制フィルタ," LSIとシステムのワークショップ2015、学生P05、2015.5.11-12.(北九州)
32 Makoto Nagata, "IC Chips to Be Dependable, Secure, and Robust," VirginiaTech, CESCA Day 2015, 2015.5.2. (Bracksburg)
31 Nao Ueda, Cesar Roda Neve, Mikael Detalle, Geert Van der Plas, Eric Beyne, Makoto Nagata, "Broadband Metal-Insulator-Metal Capacitors on Silicon Interposer for Low Impedance Power Distribution Network," DATE 2015 Workshop on 3D Integration (3D-WS 2015), #3.4, 2015.3.13. (Grenoble)
30 Makoto Nagata, "In-Place Diagnosis of Undesired Power Domain Problems in IC Chips and Stacks," ST Microelectronics, 2015.3.11. Crolles.
29 Makoto Nagata, "IC Chip Immunity Measurements and Analysis," Ansys, 2015.2.20.San Jose.
28 永田真, "ICチップの真正性の確保と対策 ~ハードウェアセキュリティの根源的課題に向き合う~," ICシステムセキュリティ協会, 2015.2.18.(神田)
27 Makoto Nagata, "Side Channel Leakage in Cryptographic Modules: Introduction to Physical Origins and Attack Models (Tutorial)," 20th Asia and South Pacific Design Automation Conference (ASP-DAC 2015), #T4.4, 2015.1.19. (Makuhari)
26 Masahiro Yamaguchi, Satoshi Tanaka, Yasushi Endo, Makoto Nagata, Hiroaki Matsui, Mizuki Iwanami, Kenta Tsukamoto, "IC Chip Level Low Noise Technology for High Speed and High Quality Telecommunication Systems," 2014 Asia-Pacific Microwave Conference (APMC), #TH2E-1, 2014.11.6. (Sendai)
25 永田真、高谷聡、池田博明, "貫通シリコンビアとアクティブインタポーザを用いた4096 bit幅100 GByte/秒ワイドI/Oの設計と診断," 2014年度第4回TSV応用研究会, 2014.10.29.(四谷)
24 Makoto Nagata, Satoshi Takaya, Hiroaki Ikeda, Dimitri Linten, Mirko Scholz, Shih-Hung Chen, Keiichi Hasegawa, Taizo Shintani, Masanori Sawada, "CDM ESD Testing of a 3D TSV Stacked IC Chip," Fifth IEEE International Workshop on Testing Three-Dimensional Stacked Integrated Circuits (3D-TEST), #7-1, 2014.10.24. (Seattle)
23 永田真, "RF-ICチップにおける基板結合ノイズの解析と実測," ANSYS Electronics Simulation EXPO 2014, 2014.10.9.(東京)
22 三浦典之, "ハードウェアセキュリティのための集積回路技術 (招待講演)," 第36回アナログRF研究会, 2014.7. (屋久島)
21 永田真, "半導体チップにおける電源ノイズとEMCの実際," 第57回STARCアドバンストセミナー(ノイズ/EMC対策技術(2))2014.6.26, (13:20-14:20)
20 永田真, "ICチップレベルのサイドチャネル情報漏洩の計測とシミュレーション," JIEP最先端実装技術シンポジウム、2014.6.4. (東京)
19 上坂純平、島崎俊介、三浦典之、永田真, "基板ノイズによるLTE通信品質への影響のシステムレベル評価," LSIとシステムのワークショップ2014、学生P32、2014.5.26.(北九州)
18 Makoto Nagata, Shunsuke Shimazaki, Naoya Azuma, Noriyuki Miura, Sho Muroga, Yasushi Endo, Satoshi Tanaka, Masahiro Yamaguchi, "Measurements and Simulation of RF Noise Coupling and Its Impacts on LTE Wireless Communication Performance (Invited)," 2014 International Symposium on Electromagnetic Compatibility, Tokyo, #14P1-B2W, 2014.5.14. (Tokyo)
17 Makoto Nagata, "Power Noise Awareness in Design and Diagnosis of VLSI Systems," 2014 18th IEEE Workshop on Signal and Power Integrity (SPI 2014), #SS-2, 2014.5.12. (Ghent)
16 Makoto Nagata, "Power Noise Awareness in Design and Diagnosis of VLSI Systems," 2013 IEEE Electrical Design of Advanced Packaging & Systems Symposium (EDAPS), Keynote Speech III, 2013.12.13. (Nara)
15 Makoto Nagata, Sathoshi Takaya, Hiroaki Ikeda, "In-Place Signal and Power Noise Waveform Capturing within 3D Chip Stacking," Fourth IEEE International Workshop on Testing Three-Dimensional Stacked Integrated Circuits (3D-TEST), #5-2, 2013.9.13, oral presentation. (Anaheim)
14 Makoto Nagata, Sathoshi Takaya, Hiroaki Ikeda, "In-Place Signal and Power Noise Waveform Capturing within 3D Chip Stacking," 2013 IEEE International Test Conference (ITC 2013), PO-27, 2013.9.11, poster presentation. (Anaheim)
13 Makoto Nagata, "Power-Noise Measurements and Simulation Techniques for Side-Channel Analysis," 2013 IEEE International Symposium on Electromagnetic Compatibility (EMC 2013), Tutorials MO-AM-4-3, 2013.8.5, tutorial talk 45 min. (Denver)
12 Makoto Nagata, Sathoshi Takaya, Atsushi Sakai, Shiro Uchiyama, Harufumi Kobayashi, Hiroaki Ikeda, "Design Strategies using 2D Toolsets for 3D TSV Chip Stacks featuring 4096b Wide I/O at 100GB/s," Design Automation Conference 2013 (DAC 2013), Designer Track #7.29, 2013.6.5, poster presentation. (Austin)
11 永田真, "(招待講演)VLSIチップ-パッケージ-ボードを統合した電源系ノイズの実測と解析," シリコンアナログRF研究会、2013.3.5.(中央大学)
10 永田真, "LPB統合ノイズ解析~テストチップにおけるオンチップとオンボードのノイズを例題として~," Electronic Design and Solution Fair 2012, 2012.11.15.(横浜)※【特別展示】LPBゾーン・IBISゾーンにおける講演及び出展
9 Daisuke Fujimoto, Daichi Tanaka, Makoto Nagata, "A Simulation Methodology Aearching Side-Channel Leakage Using Capacitor Charging Model," The 7th International Workshop on Security (IWSEC2012), poster presentation, 2012.11.8. (Fukuoka)
8 高谷聡、坂東要志、大川徹、宝本敏治、山田利夫、早田征明、熊代成孝、最上徹、永田真, "差動増幅回路における基板雑音感度の評価," 電子情報通信学会総合大会、C-12-29、2012.3.21(岡山大学)
7

利川托、澤田卓也、吉川薫平、高田英裕、新居浩二、永田真, "オンチップ電源ノイズ離散化手法とRF 直接電力注入によるSRAMのイミュニティ評価への応用," 電子情報通信学会総合大会、C-12-2、2012.3.20(岡山大学)

6 永田真, "CMOSデジタル回路における動的ノイズ," 電子情報通信学会・電子デバイス研究会特別ワークショップ, 2012.3.2(首都大学東京サテライトキャンパス)
5 永田真, "VLSIチップの電源ノイズ ~シリコン基板から電磁環境まで~," 電気学会・高度化アナログ電子回路の高効率化設計技術調査専門委員会, 2012.1.13(日本交通協会)
4 永田真, "VLSIチップの電源ノイズとEMC," IEEE EMC Society Sendai Chapter・東北大学EMC仙台ゼミナール共催学生発表会, 2011.12.15(東北大学)
3 Satoshi Takaya, Takashi Hasegawa, Yoji Bando, Toru Ohkawa, Toshiharu Takaramoto, Toshio Yamada, Masaaki Souda, Shigetaka Kumashiro, Tohru Mogami, Makoto Nagata, "Variation of Substrate Sensitivity in Differential Pair Transistors," IEEE Workshop on Variability Modeling and Characterization (VMC, colocated workshop of ICCAD2011), 2011.11.10. (San Jose)
2 Daisuke Fujimoto, Makoto Nagata, Toshihiro Katashita, Akihiro Sasaki, Yohei Hori, Akashi Satoh, "A Fast Power Current Analysis Methodology using Capacitor Charging Model for Side Channel Attack Evaluation," CHES2011, Poster presentation, 2011.9.29.(奈良東大寺)
1 東直也, 神田康孝, 永田真, "高周波LSIにおける基板結合の評価とモデリング," ICDシリコンアナログRF研究会, 2011.5.19(北九州市)